ANALISIS IMPLEMENTASI ALGORITMA ENKRIPSI VIDEO RVEA(BHARGAVA) MENGGUNAKAN FPGA = ANALYZING THE IMPLEMENTATION OF VIDEO ENCRYPTION ALGORITHM RVEA(BHARGAVA) ON FPGA


Thomas, Elbert Timothy (2023) ANALISIS IMPLEMENTASI ALGORITMA ENKRIPSI VIDEO RVEA(BHARGAVA) MENGGUNAKAN FPGA = ANALYZING THE IMPLEMENTATION OF VIDEO ENCRYPTION ALGORITHM RVEA(BHARGAVA) ON FPGA. Skripsi thesis, Universitas Hasanuddin.

[thumbnail of Cover]
Preview
Image (Cover)
D42116015_skripsi_16-03-2023 cover1.jpg

Download (210kB) | Preview
[thumbnail of Bab 1-3] Text (Bab 1-3)
D42116015_skripsi_16-03-2023 bab 1-3.pdf

Download (1MB)
[thumbnail of Dapus] Text (Dapus)
D42116015_skripsi_16-03-2023 dp.pdf

Download (278kB)
[thumbnail of Full Text] Text (Full Text)
D42116015_skripsi_16-03-2023.pdf
Restricted to Repository staff only until 25 January 2026.

Download (3MB)

Abstract (Abstrak)

Dalam era globalisasi saat ini, perkembangan teknologi informasi dan komunikasi telah menjadikan media video sebagai salah satu sumber hiburan yang utama.Kemunculan serta popularitas pesat berbagai layanan streaming video menghadirkan kebutuhan akan sistem enkripsi yang aman dan efisien.
Dibandingkan dengan algoritma enkripsi lainnya yang melakukan enkripsi pada seluruh plaintext, algoritma Bhargava melakukan enkripsi selektif terhadap bit-sign yang terdapat pada video MPEG untuk mengurangi kebutuhan sumber daya komputasi. Penggunaan Field Programmable Gate Array (FPGA) sebagai media implementasi dapat mengurangi biaya operasi dengan menyediakan efisiensi energi tinggi dan Time to Market yang kompetitif. Penggunaan bersama antara algoritma Bhargava dan Field Programmable Gate Array dapat menjadi solusi optimal untuk menyediakan keamanan tinggi dengan penggunaan sumber daya yang ekonomis.
Dalam proses evaluasi, uji fungsionalitas telah berhasil dilakukan menggunakan perangkat FPGA dengan antarmuka UART(Universal Asynchronous Receiver Transmitter). Dari uji performa yang dilakukan dengan menggunakan fitur simulasi pada file sampel, diperoleh data bahwa implementasi enkripsi video menggunakan algoritma Bhargava pada FPGA dapat menghasilkan throughput sebesar 74,48 MiB per detik dengan kecepatan clock 200MHz, 4.9% dari throughput implementasi DES murni dengan pipeline penuh, investigasi selanjutnya menunjukkan bahwa titik bottleneck terdapat pada modul VLD.

Keywords : Enkripsi Video, Bhargava, Field Programmable Gate Array, Enkripsi Selektif

Item Type: Thesis (Skripsi)
Uncontrolled Keywords: Enkripsi Video, Bhargava, Field Programmable Gate Array, Enkripsi Selektif
Subjects: T Technology > TA Engineering (General). Civil engineering (General)
Divisions (Program Studi): Fakultas Teknik > Teknik Informatika
Depositing User: S.Sos Rasman -
Date Deposited: 25 Jan 2024 05:36
Last Modified: 25 Jan 2024 05:36
URI: http://repository.unhas.ac.id:443/id/eprint/32399

Actions (login required)

View Item
View Item